|
/ 1977. 6. 30 / p.37 ~ p.119
② 디지털공학실험 / 이병기 / 喜重堂 / 1992. 2. 25 / p.17 ~ p.28
③ 디지털 시스템 / 송상훈 외7명 / 인터비젼 / 2005. 3. 28 / p.83 ~ p.90 1. 목적
2. 이론
3. 사용기기 및 부품정보
4. 실험과정 및 결과예측
5. 참고자료
|
- 페이지 7페이지
- 가격 2,000원
- 등록일 2007.01.11
- 파일종류 한글(hwp)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|
|
결과 시그널을 사용하시라는데 데모버전이라 클럭 밖에 되지 않아 타이밍도가 이상하게 나옵니다.)
5. 참고자료
① TTL응용 실무 / Don Lancaster / 한국과학원 / 1977. 6. 30 / p.37 ~ p.119
② 디지털공학실험 / 이병기 / 喜重堂 / 1992. 2. 25 / p.39 ~ p.54
③ 디
|
- 페이지 7페이지
- 가격 2,000원
- 등록일 2007.01.11
- 파일종류 한글(hwp)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|
|
디지털 시스템 / 송상훈 외7명 / 인터비젼 / 2005. 3. 28 / p.109 ~ p.111
④ http://kin.naver.com/db/detail.php?d1id=11&dir_id=110215&eid=ueOG5dYR+Wnamc9xrJfciRPlbCP//J/o&qb=us6/77TrvPa29T8= 1. 목적
2. 이론
3. 사용기기 및 부품정보
4. 실험과정 및 결과예측
5. 참고자
|
- 페이지 5페이지
- 가격 2,000원
- 등록일 2007.01.11
- 파일종류 한글(hwp)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|
|
외7명 / 인터비젼 / 2005. 3. 28 / p.462~ p.473
④ http://blog.naver.com/ssss04?Redirect=Log&logNo=60012219654
⑤ http://cafe.naver.com/radioinfo.cafe?iframe_url=/ArticleRead.nhn%3Farticleid=78 1. 목적
2. 이론
3. 사용기기 및 부품정보
4. 실험과정 및 결과예측
5. 참고자료
|
- 페이지 4페이지
- 가격 2,000원
- 등록일 2007.01.15
- 파일종류 한글(hwp)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|
|
구성요소
설계주안점
현실적제한요소
VHDL로 순차회로(검출기) 설계 코딩
벡터를 이용한 순차회로 설계
벡터를 이용하지 않은 순차회로 설계(reset이 안됩니다
벡터를 이용한 순차회로 시물레이션 결과
001011001011을 입력
1
|
- 페이지 8페이지
- 가격 1,000원
- 등록일 2011.06.10
- 파일종류 워드(doc)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
디지탈회로의 기본신호 레벨은 High(\"1\"),Low(\"0\") 그리고 특수하게 High 임피던스 상태 이렇게 세 레벨이 있습니다. 여기서 하이임피던스는 중간값을 의미합니다. 이것은 보통 데이타버스에 있는 신호레벨이죠.. 슈미트 트리거는 1에서 0으로 또
|
- 페이지 12페이지
- 가격 2,000원
- 등록일 2010.04.07
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
결과와 를 다시 EOR하면 된다. 이렇게 해야 다음에 에서 가 쓰임으로 훨씬 회로를 간단히 할 수 있다.
Pspice Simulation
반가산기
회로도
Simulation 결과
전가산기
회로도
Simulation 결과
Referance
디지털공학실험(김상욱외 7명) 복두출판사
디지털공학(장
|
- 페이지 4페이지
- 가격 1,000원
- 등록일 2011.05.02
- 파일종류 한글(hwp)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|
|
실험을 시작을 하였지만
2장보다 3장의 회로는 조금 복잡하였다.
회로를 정상적으로 결선하였다고 생각하지만 출력값이 다르자 우리는 고장의 원인이 무엇인지 계속 찾아내느라고 회로결선을 확인해보았고 결국엔 다시 결선을 하여 결과를
|
- 페이지 13페이지
- 가격 1,500원
- 등록일 2015.03.22
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
구성하고 J, K를 표 7과 같이 변화시키면서 CLK 신호를 가해 Q와 의 논리상태를 측정하여 표 7(a)에 기록한다.
(11) 회로도 (i)대신 7476 JK flip-flop을 사용하여 절차 (10)을 반복하고 표 7(b)에 기록한다. 디지털공학실험 플립플랩 예비보고서
1.실
|
- 페이지 3페이지
- 가격 800원
- 등록일 2009.03.31
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
각각의 고장이 회로에 어떠한 영향을 끼칠지 설명해 보라(어떤 고장은 아무 영향을 끼치지 않을 수도 있다). 예측에 자신이 없다면 모의 고장을 발생시켜 결과를 테스트해 보자. ○ 실험 목표
○ 사용 부품
○ 관련 이론
○ 실험 순서
|
- 페이지 4페이지
- 가격 1,900원
- 등록일 2011.12.16
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|