• 통합검색
  • 대학레포트
  • 논문
  • 기업신용보고서
  • 취업자료
  • 파워포인트배경
  • 서식

전문지식 1,710건

논리(wired Logic)회로이다. 입력변화에 EK른 출력 X와 Y의 값을 측정하라. 그림3-11 개방 컬렉터 TTL NAND 게이트 결선회로 5. 참고자료 ① TTL응용 실무 / Don Lancaster / 한국과학원 / 1977. 6. 30 / p.37 ~ p.119 ② 디지털공학실험 / 이병기 / 喜重堂 / 1992. 2. 25 /
  • 페이지 7페이지
  • 가격 2,000원
  • 등록일 2007.01.11
  • 파일종류 한글(hwp)
  • 참고문헌 있음
  • 최근 2주 판매 이력 없음
공학에서 논리 회로의 설계와 분석에서 널리 사용이 된다. 논리회로의 입력과 출력을 부울대수식으로 표현하여 설계를 하고, 회로의 동작을 부울대수식으로 분석할 수 있다. 3) 부울대수와 카르노맵 카르노맵은 부울함수의 간단한 형식을
  • 페이지 5페이지
  • 가격 2,000원
  • 등록일 2024.04.10
  • 파일종류 한글(hwp)
  • 참고문헌 있음
  • 최근 2주 판매 이력 없음
실험회로 5. 참고자료 ① TTL응용 실무 / Don Lancaster / 한국과학원 / 1977. 6. 30 / p.37 ~ p.119 ② 디지털공학실험 / 이병기 / 喜重堂 / 1992. 2. 25 / p.105 ~ p.114 ③ 디지털 시스템 / 송상훈 외7명 / 인터비젼 / 2005. 3. 28 / p.302 ~ p.306 1. 목적 2. 이론 3. 사
  • 페이지 6페이지
  • 가격 2,000원
  • 등록일 2007.01.11
  • 파일종류 한글(hwp)
  • 참고문헌 있음
  • 최근 2주 판매 이력 없음
회로를 구성하고 입력 D와 의 변화에 따른 출력을 측정하라. D Q 0 0 0 1 0 1 0 0 1 1 5. 참고자료 ① TTL응용 실무 / Don Lancaster / 한국과학원 / 1977. 6. 30 / p.37 ~ p.119 ② 디지털공학실험 / 이병기 / 喜重堂 / 1992. 2. 25 / p.39 ~ p.54 ③ 디지털 시스템 / 송상훈
  • 페이지 6페이지
  • 가격 2,000원
  • 등록일 2007.01.11
  • 파일종류 한글(hwp)
  • 참고문헌 있음
  • 최근 2주 판매 이력 없음
디지털공학실험 / 이병기 / 喜重堂 / 1992. 2. 25 / p.79 ~ p.92 ③ 디지털 시스템 / 송상훈 외7명 / 인터비젼 / 2005. 3. 28 / p.462~ p.473 ④ http://blog.naver.com/ssss04?Redirect=Log&logNo=60012219654 ⑤ http://cafe.naver.com/radioinfo.cafe?iframe_url=/ArticleRead.nhn%3Farticleid=78 1.
  • 페이지 4페이지
  • 가격 2,000원
  • 등록일 2007.01.15
  • 파일종류 한글(hwp)
  • 참고문헌 있음
  • 최근 2주 판매 이력 없음
회로를 재점검한다.) 5. 보수 스위치를 닫고 회로를 테스트한다. 4장. <논리게이트-1> 예비보고서 1. 실험 목표 2. 사용 부품 3. 관련 이론 4. 실험 순서 5장. 논리게이트-2 <예비보고서> 1. 실험 목표 2. 사용 부품 3. 관련 이론 4. 실
  • 페이지 5페이지
  • 가격 2,000원
  • 등록일 2010.04.05
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
논리 프로브를 사용하여 회로를 테스트를 한뒤 멀티미터와 오실로스크프를 이용해 논리레벨을 알아보는 실험이다. 처음에는 쉽게 끝낼 수 있는 실험이라고 간단히 생각을 했었으나 실험을 막상해보니 처음으로 하는 디지털로직 실험에서 회
  • 페이지 8페이지
  • 가격 1,000원
  • 등록일 2015.03.22
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
회로 ▶ 이렇게 XOR을 연결해서 더하기 연산을 할수 있습니다. ▶ 다음장의 그림은 가산기 회로의 시뮬레이션입니다. ▶ 1,0,0,1을 넣어서 각각을 더하는 시뮬레이션입니다. ■ 실험 목표 ■ 사용 부품 ■ 심층 탐구 실험용 부품 ■ 관
  • 페이지 9페이지
  • 가격 2,000원
  • 등록일 2010.04.07
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
간단하게 할 때 편리하게 쓸수 있다. ▶ 간소화 방법 최소항의 값이 1인 경우 카르노맵에 표시 서로 이웃한 ‘1’들을 묶는다. ( 16 > 8 > 4 > 2 ) 묶을 때 맵은 평면이 아니라 ‘구’로 생각한다. 변하지 않는 변수(값이 일정한 변수)를 찾
  • 페이지 12페이지
  • 가격 2,000원
  • 등록일 2010.04.07
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
디지털 논리에서 널리 응용되고 있다. MUX의 한가지 유용한 응용은 진리표로부터 직접 조합논리 함수를 구현하는 것이다. 예를 들어 실험 11에서는 그림 12-2(A)의 진리표로 정의되는 오버플로우 오류 감지회로가 필요했다. 1이 들어있는 각각의
  • 페이지 9페이지
  • 가격 2,000원
  • 등록일 2010.04.07
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
top