• 통합검색
  • 대학레포트
  • 논문
  • 기업신용보고서
  • 취업자료
  • 파워포인트배경
  • 서식

전문지식 3,835건

0.1V 11 결함 회로 전압(오실로 스코프) 0.024V 4.48V 0.056V 0.012V 결과 및 결론 이번 실험은 논리 프로브를 구성하여 TTL회로의 임계치 레벨을 구하고 만들어놓은 논리 프로브 회로로 7404소자를 테스트 해보는 것이다. 그냥 글만 읽어보면 간단한 회로
  • 페이지 7페이지
  • 가격 1,300원
  • 등록일 2012.05.25
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
논리회로를 구성하여 실험을 통하여 진리표를 작성하라. 6. 실험 내용 및 결과 (1) 인버터 게이트의 회로를 구성하고 0V와 5V의 값을 가진 1kHz 구형파를 Vi에 연결한다. 입력전압 Vi와 출력전압 Vo를 각각 Ch1과 Ch2에 연결하고 DC coulping mode에서 파형
  • 페이지 14페이지
  • 가격 2,300원
  • 등록일 2014.09.11
  • 파일종류 한글(hwp)
  • 참고문헌 있음
  • 최근 2주 판매 이력 없음
회로표현 그림 . 트랜지스터 회로 ⑤ 그 밖의 논리회로 종류 : 버퍼(Y=A), NAND{Y=(AB)\'}, NOR{Y=(A+B)\'}, NXOR{Y=(A B)\'} 회로표현 (2) 와이어드 게이트 능동소자의 출력단자를 직접 연결하여 논리 소자의 기능을 발휘할 수 있도록 한 것 능동소자 : 기
  • 페이지 4페이지
  • 가격 1,200원
  • 등록일 2004.07.03
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
0 1 1 (c) NOT 게이트 입력 출력 A B Y 0 0 1 0 1 1 1 0 1 1 1 0 (d) NAND 게이트 입력 출력 A B Y 0 0 1 0 1 0 1 0 0 1 1 0 (e) NOR 게이트 입력 출력 A B Y 0 0 0 0 1 1 1 0 1 1 1 0 (f) Exclusive-OR 게이트 조합논리회로의 설계 우선 원하
  • 페이지 4페이지
  • 가격 2,000원
  • 등록일 2009.06.10
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
이 실습만 끝내면 이제 상대적으로 부담이 덜 되는 논리회로 실습이 기다리고 있다. 마지막이라는 생각으로 집중해서 실험에 임해야겠다. 1. 목적 2. 실험 준비물 3. 설계실습 계획서 4. 실험에 필요한 이론과 측정 예상 값 5. 결론
  • 페이지 11페이지
  • 가격 6,300원
  • 등록일 2015.07.31
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
논리회로때 배운 카운터를 이용하여 커피자판기를 설계하였다 안에 내용은 맥스플러스용 파일뿐 설명파일은 없다 하지만 맥스플러스가 있다면 누구나 이해하기 쉽도록 설계되어있다 맥스플러스 프로그램 필요 
  • 페이지 5페이지
  • 가격 1,500원
  • 등록일 2004.11.15
  • 파일종류 압축파일
  • 참고문헌 있음
  • 최근 2주 판매 이력 없음
. < 참고문헌 > - DigitalDesign, J.F.Wakerly 저, PrenticeHall, 2006. - ABEL로 배우는 논리회로 설계, 차영배 저, 다다미디어, 2003. < 목 적 > < 설 계 내 용 > < 문제 이해 / module동작원리 및 설계코드 설명 > < 시뮬레이션 결과 > < 참고문헌 >
  • 페이지 3페이지
  • 가격 5,000원
  • 등록일 2012.03.11
  • 파일종류 한글(hwp)
  • 참고문헌 있음
  • 최근 2주 판매 이력 없음
디지털 신호와 아날로그 신호가 같아질 수는 없다. 그것은 아날로그 신호를 아무리 잘게 쪼개더라도 그 간격을 무한대로 줄일 수는 없기 때문이다. 즉 Nyquist의 샘플링 이론에 따르면 샘플링 주파수는 아날로그 신호의 최대주파수 성분의 두
  • 페이지 4페이지
  • 가격 1,300원
  • 등록일 2014.05.20
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
ND가 된다. 책 부울대수 정리11과 같다. 실험 1의 그림(c)는 회로상으로 병렬 상태이고 NOT가 두 번이므로 OR 게이트가 되는 것이다. 실험 1의 그림(d)는 그림(c)에서 NAND를 한번 더 연결 한것이므로 그림(c)가 OR게이트 였으므로 NOR 게이트가 되는 것
  • 페이지 5페이지
  • 가격 3,300원
  • 등록일 2012.12.12
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
Boolean Algebra Logic Gate Karnaugh Map 부울 대수(Boolean Algebra) ■ 1854년에 George Boole이 기본적인 원리를 주창 ■ 2 진 변수와 논리 동작을 취급하는 함수 ■ 변수는 ‘0’과 ‘1’의 두 값 중에 하나를 가지며 변수 이름은 영문자로 표시
  • 페이지 17페이지
  • 가격 2,000원
  • 등록일 2014.03.27
  • 파일종류 피피티(ppt)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
top