|
산술연산회로
▷ 2진 가산기의 출력
D = A + Y + Cin
▷ 회로의 동작결과는 <표 4-4>에 보여진다
논리 마이크로 연산
◎ 논리 마이크로연산
- 레지스터에 저장된 비트열에 대한 2진 연산으로서 각 비트를 독립된 2진 변수로 가정하여 연산을
|
- 페이지 11페이지
- 가격 2,300원
- 등록일 2004.05.20
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
l data의 제어를 설명하라.
DISCUSSION
·컴퓨터 데이터 변환은 동적으로 일어난다.
·CS 제어신호는 address decoder를 통해 CPU에 의해서 시작된다.
·CPU는 R/W 신호를 사용하는 변환의 방향을 선택한다.
·CPU는 데이터가 안정적으로 될 때까지 기다린다.
|
- 페이지 2페이지
- 가격 800원
- 등록일 2001.06.07
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
회로도로는 이해가 부족하여 교수님께 질문을 하면서 해결해 나갔으며 AVR128에 소스를 넣으면서 PORT B에 연결되는 기능에 대해 자세히 알게되었고 ALU의 가감산기 기능, 논리연산장치는 책에 있는 회로도를 약간 변형하여 직접 우리의 작 품에
|
- 페이지 8페이지
- 가격 2,000원
- 등록일 2011.06.04
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
1. 제안한 Microprocessor에 대한 소개
Microprocessor란 산술논리연산기, 레지스터, 프로그램 카운터, 명령 디코더, 제어회로 등의 연산장치와 제어회로가 하나의 칩에 집적되어 있는 것을 뜻한다. 간단하게 설명하자면, Memory로부터 명령어와 Data를
|
- 페이지 39페이지
- 가격 15,000원
- 등록일 2020.11.02
- 파일종류 압축파일
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
프린트 하는 과정
5.키보드로부터 데이터 읽어들이기
6.컴퓨터의 기본적 기능
7.프로그램수행 순서
8.cpu의 기본구조의 내용
-산술논리연산장치(ALU), 레지스터세트, 제어유니트
9.명령어사이클
-명령어 실행위한 cpu 내부 레지스터
|
- 페이지 7페이지
- 가격 2,000원
- 등록일 2010.04.17
- 파일종류 한글(hwp)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|
|
회로도 및 결과
- 부울대수와 카르노맵 실험
A
B
C
X
Y
0
0
0
0
0
0
0
1
0
0
0
1
0
0
0
0
1
1
0
0
1
0
0
0
0
1
0
1
1
1
1
1
0
1
1
1
1
1
1
1
- RS Flip-Flop 실험 (NOR게이트 사용한 S-R래치)
S
R
Q
Qvar
0
1
0
1
0
0
0
1
1
0
1
0
1
1
0
0
0
0
X
X
- RS Flip-Flop 실험 (NAND게이트 사용한 S-R래치)
S
R
|
- 페이지 10페이지
- 가격 3,000원
- 등록일 2023.09.22
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
: 74LS74
J-K : 74LS73, 74LS76, 74LS78, 74LS109, 74LS114 1. 실험목적
2. 관련이론
․ 기본 RS 플립플롭
․ RS 플립플롭
․ PR/CLR RS 플립플롭
․ D 플립플롭
․ T 플립플롭
․ 주종 플립플롭
․ JK 플립플롭
3. 예비보고서
|
- 페이지 7페이지
- 가격 1,500원
- 등록일 2011.11.27
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
보는 것이었다.
직접 브레드보드에 회로를 구성해 측정하는 것은 늘 오차가 발생하고 실험결과 값에 확신도 없었는데 max-plus2 는 회로 구성도 소자를 쉽게 개수대로 불러와서 쉽게 오차의 유무도 알려주고 결과도 잘 내주었다. 앞으로 예비
|
- 페이지 4페이지
- 가격 1,000원
- 등록일 2007.08.26
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
실험회로3
1) 실험과정
2) 실험결과
이번 실험은 정리 6)의 동일법칙을 검증하기 위한 회로를 설계하고 확인하는 실험이었다. 같은 종류의 입력이 들어왔을 때 OR게이트를 통과하면 논리합의 연산을 수행한다. 1과1의 논리합은 1이고, 0과 0의 논
|
- 페이지 8페이지
- 가격 1,000원
- 등록일 2010.04.22
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
산술장치 구현
2) 논리장치 구현
>4개의 게이트와 1개의 MUX로 구성
각 게이트가 정해진 논리 연산을 수행하고,
결과중 하나를 MUX로 선택하여 출력값을 결정한다
3) 4X1 MUX 구현
4) 구현된 전체 ALU 회로
>8비트 회로이므로 논리장치, 출력선택 M
|
- 페이지 18페이지
- 가격 8,400원
- 등록일 2015.11.17
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|