• 통합검색
  • 대학레포트
  • 논문
  • 기업신용보고서
  • 취업자료
  • 파워포인트배경
  • 서식

전문지식 514건

회로도가 지금까지 짜여진 VHDL 코딩에서 얻어낸 심볼로 "lastalu"를 설계한 회로도 이다. 결론 - 이번 연산은 산술뿐만 아니라 논리 연산까지 수행하는 4 bit ALU를 설계를 하였다. 스키메틱이 아닌 VHDL의 코딩으로 회로를 설계 하였는데, 처음 과제
  • 페이지 21페이지
  • 가격 3,000원
  • 등록일 2006.04.25
  • 파일종류 한글(hwp)
  • 참고문헌 있음
  • 최근 2주 판매 이력 없음
게이트로 구성. 입출력단자는 74LS00과 동일하다. 3. 실험 준비물 디지털 멀티미터(HP 34401A) 1대, 전원공급기(GW GPC-3020A) 1대, 오실로스코프, 브레드보드(WISH 206) 1대 SN7404(Hex inverter) SN7408(Quad 2-input AND gate) SN7432(Quad 2-input OR gate) SN7400(Quad 2-input NAND g
  • 페이지 4페이지
  • 가격 3,360원
  • 등록일 2013.09.23
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
실험 약제 및 실험도구 ······································································· 2 1) 시료 모발·······························································
  • 페이지 17페이지
  • 가격 7,500원
  • 등록일 2020.02.21
  • 파일종류 아크로벳(pdf)
  • 참고문헌 있음
  • 최근 2주 판매 이력 없음
회로 키르히호프의 정리에 의해 전원장치의 기전력 V, 저항에서의 전압강하 VR , 축전기에서의 전압강하 VC 사이에는 다음과 같은 관계가 성립한다. 이 때, ti, Qi는 각각 처음 시각과 그때에 축전기에 들어있던 전하량이다. 처음 시각을 t
  • 페이지 7페이지
  • 가격 1,800원
  • 등록일 2022.04.01
  • 파일종류 워드(doc)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
회로 구성이므로 집적도가 높다 DTL과 혼용할 수 있다 잡음 여유도가 작아 온도의 영향을 많이 받는다. 소비 전력이 작다 -전달지연시간 : 9.5ns, 평균 전력 소비 : 2mW 클럭, 게이트 입력 신호 형태 Clock이나 Gate의 입력 신호 형태는 [그림.
  • 페이지 20페이지
  • 가격 1,000원
  • 등록일 2003.12.10
  • 파일종류 피피티(ppt)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
digital logical operation circuit plan. When initially starting a project, HBE - COMBO equipments and the language use which is VHDL stood initially and plentifully to be difficult it was difficult. In the equipment tribe it turns a direct equipment specially from the laboratory and it goes and it a
  • 페이지 16페이지
  • 가격 5,000원
  • 등록일 2011.06.09
  • 파일종류 한글(hwp)
  • 참고문헌 있음
  • 최근 2주 판매 이력 없음
논리회로 시간에 배웠던 래치와 플립플롭의 동작을 직접 확인해 볼 수 있었다. 래치의 경우 클록 신호가 허용되어 있는 동안은 연속적으로 입력 변화가 출력에 전달되는데 반해, 플립플롭은 오로지 클록 신호에 따라서만 그 출력이 바뀌는 것
  • 페이지 5페이지
  • 가격 800원
  • 등록일 2013.04.25
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
게이트 1) 회로 구성 NOT 게이트 동작 확인을 위해 OR 게이트 실험에 대한 회로에서 결과라인(LED가 연결된 부분)에 TTL ‘7404’를 추가로 연결한다. 이는 NOR게이트와 동작과 같으므로 해당 IC의 입력은 OR 게이트의 결과값을 따른다. (OR + NOT)=NOR 2)
  • 페이지 4페이지
  • 가격 3,700원
  • 등록일 2022.08.11
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
버리게 됩니다. 따라서 래치 회로는 입력 SR=11을 인가하지 않는다는 조건하에 사용하여야 합니다. 만약 래치가 nand 로 구성된 래치라면 00 을 인가하면 안됩니다. Pspice의 예시 실험 목표 사용 부품 관련 이론 실험 순서 용어 정리
  • 페이지 8페이지
  • 가격 2,000원
  • 등록일 2010.04.07
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
회로를 통해 clock을 느리게 하여 사용할 수 있다. (kit에서는 4MHz의 clk가 입력된다.) variable을 이용해서 코딩을 할 수 있다. variable은 signal과 비슷하지만 scheduling을 하지 않는다는 점에서 차이점을 보인다. 실제 Kit를 사용해서 설계한 회로를 실험
  • 페이지 13페이지
  • 가격 1,500원
  • 등록일 2014.06.23
  • 파일종류 한글(hwp)
  • 참고문헌 있음
  • 최근 2주 판매 이력 없음
top