|
논리설계(logic design) 단계: 논리회로를 만들기 위해 논리소자들을 연결시키는 단계
- 중략 - 제 1 장 컴퓨터와 디지털 논리회로
제 2 장 데이터 표현
제 3 장 논리게이트와 부울대수
제 4 장 부울함수의 간소화 및 구현
제 5 장 조합논리회
|
- 페이지 29페이지
- 가격 5,500원
- 등록일 2019.05.14
- 파일종류 아크로벳(pdf)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
gate
OR gate
INVERTER
7-segment
저항
2개
3개
2개
1개
2개
5개
9. 실험 결과
Bread board에 회로를 결선하고 동작시켜본 결과이다.
① 0 × 0 = 0 연산
x1
x0
y1
y0
0
0
0
0
② -1 × 0 = 0 연산
x1
x0
y1
y0
1
1
0
0
③ -2 × 1 = -2 연산
x1
x0
y1
y0
1
0
0
1
④ -2 × -1 = 2 연산
x1
x0
y1
y0
|
- 페이지 5페이지
- 가격 1,000원
- 등록일 2019.07.17
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
디지털 공학실험 결과 보고서
기본논리게이트
1. NAND 게이트 회로, AND+NOT 게이트 회로
(1) NAND 게이트 회로
A
B
X
0
0
1
0
1
1
1
0
1
1
1
0
<
|
- 페이지 18페이지
- 가격 800원
- 등록일 2019.01.25
- 파일종류 압축파일
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
논리설계(logic design) 단계: 논리회로를 만들기 위해 논리소자들을 연결시키는 단계
- 중략 - 제 1 장 컴퓨터와 디지털 논리회로
제 2 장 데이터 표현
제 3 장 논리게이트와 부울대수
제 4 장 부울함수의 간소화 및 구현
제 5 장 조합논리회
|
- 페이지 29페이지
- 가격 5,000원
- 등록일 2018.05.23
- 파일종류 아크로벳(pdf)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
출력(Y)
(V)
A(V)
B(V)
0
0
0
5
0
5
0
5
5
0
5
0
5
5
5
0
5. 기초실험 (2)의 실험결과에 대한 타이밍도를 그리시오.
A
B
C
X
6. 다음 OR 게이트 회로의 논리식을 쓰시오.
X = ((A+B)+C)+D
Y = (A+B)+(C+D)
7. 다음 AND 게이트 회로의 논리식을 쓰시오.
X = ((AB)C)D
Y = (AB)(CD)
8. 본
|
- 페이지 3페이지
- 가격 800원
- 등록일 2017.03.15
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
실험 (2)의 회로의 구성에 대한 패턴도를 완성하시오
9. 본 실험을 하면서 나름대로 배운점을 쓰시오.
오픈 컬렉터의 의미, 3-상태 버퍼/인버터 특성, 논리 게이트의 지연시간 특성에 대해서 알 수 있었다. 「실험 4」X-OR, X-NOR 게이트
|
- 페이지 4페이지
- 가격 800원
- 등록일 2017.03.15
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
가/감산기를 배웠다. 앞장에서 배웠던 가산기, 감산기를 합친 IC이다.
가산기이냐 감산기이냐의 기준은 제어입력신호를 무엇으로 주는가에 따라 IC의 기능이 달라졌다. 「실험 9」비교기 회로
「실험 8 간단한 논리 회로 실험
|
- 페이지 3페이지
- 가격 800원
- 등록일 2017.03.15
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
실험에 쓰인 리드선 자체의 저항, 그리고 실험에 쓰인 게이트 소자 내부를 통과하는 과정에서도 저항이 존재해 오차가 발생했다고 생각한다. 설계로 인하여 시간이 많이 부족할 것이라는 생각 때문에 실험에 좀 더 진지하게 임하지 못하고 빨
|
- 페이지 11페이지
- 가격 1,500원
- 등록일 2017.04.02
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
회로가 잘 못 될 수도 있기 때문에, 가장 기본적인 NOT게이트, AND게이트, OR게이트로 회로를 구성하였다. 그렇기 때문에 다소 많은 수의 게이트가 사용되고 회로가 복잡해질 수 있지만 가장 기본적인 회로이므로 오차는 나타나지 않았다. 실험
|
- 페이지 7페이지
- 가격 1,500원
- 등록일 2017.04.02
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
출력된다. · 진리표A
B
D0
D1
D2
D3
0
0
1
0
0
0
0
1
0
1
0
0
1
0
0
0
1
0
1
1
0
0
0
1
실험 2. PSpice나 Quartus II를 이용해 시뮬레이션을 위한 회로 구성에 힘든 점이 있어 진리표로 시뮬레이션 값 대체함. 1. 실험 이론
2. 문제
3. 실험 방법
4. 시뮬레이션
|
- 페이지 6페이지
- 가격 1,500원
- 등록일 2017.04.02
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|