|
데이터를 받는 수신기는 그림(12)와 같이 설계 되어진다.
직렬데이터
그림(12)
- 그림(12)와 같이 직렬데이터는 상단에서 들어오며 각각 D 플립플롭에는 반전되어 클럭으로 들어가고 시프트레지스터에는 그대로 J 입력으로 들어간다. 그리고 시
|
- 페이지 6페이지
- 가격 1,000원
- 등록일 2011.12.07
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
시프트레지스터에 대해서 분석하였습니다. 이번실험에서는 특히 74195 IC칩을 사용하여 링 카운터와 존슨 카운터를 구성하였는데 존슨카운터는 시프트레지스터의 마지막출력인 를 다시 J, 에 입력함으로써 구현 가능하며 링 카운터는 시프트
|
- 페이지 7페이지
- 가격 1,000원
- 등록일 2011.12.07
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
디지털 오실로 스코프를 이용하여 와 을 측정한 파형은 그림(14)와 그림(15)와 같다.
그림(14) 측정
※ 오실로 스코프 거리 측정 기능을 이용하여 각 클럭의 50%지점 거리를 시간축으로 하여 계산하였을 때 26.39s가 나왔다.
(여기서 상단파형은 클
|
- 페이지 9페이지
- 가격 1,000원
- 등록일 2011.12.07
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
디지털 파형이 DAC에 입력 단에 입력되자 DAC 출력 단에는 그림(9)와 같이 풀 스케일 전압이 -1.8V이고 -0.12V 간격의 하강 계단형식으로 아날로그와 흡사한 파형이 출력되었다. 또 을 닫았을 때는 그림(3)-(5)의 디지털 파형이 DAC에 입력 단에 입력되
|
- 페이지 8페이지
- 가격 1,000원
- 등록일 2011.12.07
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
10)
그림(11)
- 예상결과로는 해당 회로는 순환하지 않고 로 수렴할 것이다.
⑥ 순서⑤에 대하여 실제로 회로를 구성한 결과는 그림(12)와 같았다.
그림(12)
- 푸시버튼으로 강제적으로 상태를 변경시켜도 이내 다시 그림(12)에 보는 것과 같이 상
|
- 페이지 7페이지
- 가격 1,000원
- 등록일 2011.12.07
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|