|
의 V는 저항계를 뜻한다.)
부하를 연결한 등가회로에서 Rth 뒤에 회로를 끊고 전류계로 측정하면 RL에 인가된 전류를 구할 수 있다.
(프로브의 I는 저항계를 뜻한다.) 1. 목적 : Thevenin 과 Norton의 등가회로를 실험적으로 구하고 이론값과 비교
|
- 페이지 4페이지
- 가격 1,300원
- 등록일 2014.10.07
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
등가회로로 나타낼 수 있다는 것을 ( Thevenin 정리 ) 라고 한다.
<Thevenin 정리>
<확인문제3> 모든 회로는 하나의 이상 전류원 IN과 병렬저항 RN으로 구성되는 등가회로로 나타낼 수 있다는 것을 ( Norton 정리 ) 라고 한다.
<Norton 정리>
■
|
- 페이지 17페이지
- 가격 2,000원
- 등록일 2008.03.07
- 파일종류 한글(hwp)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|
|
Thevenin 등가 회로는 복잡한 회로를 단순한 전압원과 저항의 조합으로 모델링할 수 있게 해주며, 이는 회로의 특정 단자에 대한 전압 및 전류를 쉽게 구할 수 있도록 한다. 반면, N 1. 실험 제목
2. 실험 목적
3. Pspice 시뮬레이션 및 예비 실험
|
- 페이지 8페이지
- 가격 3,000원
- 등록일 2024.11.06
- 파일종류 워드(doc)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
의 정리: 테브닌과 노턴의 정리 복합 정리
등가임피던스:
KCL :
전류총합 :
어드미턴스 :
3.실험 기구 및 재료
직류전원(0~12V.DC)
직류전원(0~400V.DC)
저항(1kΩ 2개, 2kΩ 2개, 3kΩ, 100kΩ, 1/2W)
십진저항(10kΩ, 2W)
멀티미터
4.실험방법
회로도 :
절차 :
|
- 페이지 11페이지
- 가격 8,400원
- 등록일 2013.10.05
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
의 실험데이터를 생각해보면 복잡한 회로일수록 오차가 크게 발생하는 것을 알 수 있으며 가역정리의 실험값은 허용오차의 범위를 벗어나지 않는다고 생각합니다.
예비 보고서
제 7장 : 중첩의 정리와 가역정리
중첩의 정리와 가역정리
1. 목
|
- 페이지 14페이지
- 가격 2,000원
- 등록일 2010.02.08
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|