• 통합검색
  • 대학레포트
  • 논문
  • 기업신용보고서
  • 취업자료
  • 파워포인트배경
  • 서식

전문지식 2,215건

8-5E Experimental Data Binary Equivaents (in Binary Notation) X1 X0 Y1 Y0 C0 C01 S1 S0 X1X0 Y1Y0 X1X0 + Y1Y0 C01S1S0 (실험값) SC SE 0 0 0 0 1 1 1 1 1 0 1 1 0 1 1 0 5. 4비트 2진 전가산기와 그의 보수를 이용한 4비트 2진 전감산기 IC 7483은 MSI 4비트 2진 전가산기이다. 다음 회로의
  • 페이지 10페이지
  • 가격 1,000원
  • 등록일 2010.12.27
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
전감산기 2.3.1 동작적 모델링 2.4 <8-bit> substracter 3. 결과 검토 및 의견 수차례 반복으로 모델링 기법을 익히고 나니 하나의 논리회로를 구현하는 시간도 줄어들었고 동작기능을 보면 무엇을 이용해야할지 대충 감이 왔다. 역시 제일 간단한
  • 페이지 8페이지
  • 가격 1,300원
  • 등록일 2010.03.08
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
결과가 나오는지를 한 기능씩 확인하라. ■ 실험제목 : 산술논리연산장치 ■ 관련이론 (1) ALU (arithmetic-logic unit) ; 산술논리 연산장치 (2) 산술 연산 장치 (3) 논리 연산 장치 ■ 실험의 이론적 결과 (1) 예비보고서 (2) 실 험
  • 페이지 13페이지
  • 가격 2,300원
  • 등록일 2012.04.16
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
실험결과와 시뮬레이션 결과가 일치하는지를 확인하라. 그림 14 실험 7: 가산기 1. 목적: 2. 실험부품: 3. 검토: 반가산기(HA, Half-Adder) 전가산기(FA, Full-Adder) 4-비트 이진 가산기 7483 IC 4. 퀴즈: 5. 실험 방법: 반가산기 전가산기 2
  • 페이지 10페이지
  • 가격 2,000원
  • 등록일 2010.05.03
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
전가산기( Full adder ) ○ 전감산기 ( Full subtractor ) ● 예비보고서 1. 1. Decoder와 Demultiplexer 회로를 비교, 설명하라. 2. Enable 단자가 있는 2×4 decoder를 1×4 demultiplexer 로 변환하라 ● 가상실험 1. <그림 5-2>와 같이 회로를 연결하고 진리표를 작
  • 페이지 7페이지
  • 가격 1,000원
  • 등록일 2007.08.27
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
논리이다. ④ XNOR은 XOR의 보수를 구할 수 있다. (∵ 왜냐하면 카르노 맵으로 표현 가능한 모든 논리회로는 NOR이나 NAND 만으로 표현 가능하기 때문이다. ) 부울대수의 정리 예비 보고서 1. 실험 목적 2. 기본 이론 3. 실험 방법 4.
  • 페이지 10페이지
  • 가격 2,000원
  • 등록일 2015.02.06
  • 파일종류 한글(hwp)
  • 참고문헌 있음
  • 최근 2주 판매 이력 없음
선택하여 단일 출력으로 내보내 는 조합 논리회로이다. 멀티플렉서는 ‘n개의선택 (단자)변수’ 조합에 따라 많은 입력들 중 하나를 선택하여 그대로 출력에 넘겨주기 1. 실험 목적 2. 기초 이론 3. 실험 예비 보고 4. 실험 방법 및 순서
  • 페이지 7페이지
  • 가격 6,300원
  • 등록일 2015.11.17
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
0 1 X 1 X 0 1 0 0 0 0 X X 1 X 1 0 0 0 0 0 1 1 0 X 과목명 기초회로실험 교수 교수님 학년 학년 학번 이름 제출일 2010.04.29 기초 회로 실험 실험 8. 인코더와 디코더 회로 예비보고서 Ⅰ. 실험목적 Ⅱ. 이론 Ⅲ. 실험 준비물 Ⅳ. 예비과제 Ⅴ. 실험 예상
  • 페이지 8페이지
  • 가격 6,300원
  • 등록일 2015.11.10
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
8 : AND 게이트 74LS32 : OR 게이트 2)3색 단심 리드선 4. 예비보고서 문제 (1)에 대한 진리표를 작성하시오. (실험 1 참조) 부울 대수로 간략화하여 논리적의 논리화 형태의 논리회로를 그리시오. *진리표 A B C Y 0 0 0 0 0 0 1 0 0 1 0 1 0 1 1 1 1 0 0 0 1 0 1 1 1 1
  • 페이지 10페이지
  • 가격 4,200원
  • 등록일 2013.11.17
  • 파일종류 한글(hwp)
  • 참고문헌 있음
  • 최근 2주 판매 이력 없음
실험하였는데, 이는 더 확장하여 n 진 카운터의 설계를 할 수 있게끔 된다는 사실을 알 수 있다. n 진 카운터는 n 번째 수가 왔을때, 어디에 1이 오느냐에 따라서 NAND gate를 사용해서 CLR를 시켜주면 된다. 논리회로실험 결과보고서 실험 9 Shift Regi
  • 페이지 11페이지
  • 가격 3,000원
  • 등록일 2009.01.08
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
top