|
half word to
word) unsigned>
<op=15(flag set)>
<op=16(move byte)>
<op=17(move half word)>
실제로 결과값을 살펴보면
모든 연산이 정확함을
확인할 수 있다. ① Arithmetic Logical Unit의 시뮬레이션 결과
① Arithmetic Logical Unit의 설계
|
- 페이지 6페이지
- 가격 2,000원
- 등록일 2011.10.02
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
결과값은 sign값이 1인, arithmetic shift의 결과값이다. right shift가 이루어진 후, MSB에 1이 추가된 것을 알 수 있다. 실험 ① 128 to 4 MUX의 시뮬레이션 결과
실험 ② Logical Unit들의 시뮬레이션 결과
실험 ① 128 to 4 MUX의 설계
실험 ② Logical Unit들
|
- 페이지 3페이지
- 가격 2,000원
- 등록일 2011.10.02
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
ALU(Arithmetic and Logical Unit)에 관한 것이다.
컴퓨터 내부에서 어떤 결과를 얻기 위하여 데이터를 변환시키는 것을 연산이라 한다. 그러므로 산술 연산과 논리 연산을 모두 수행하여야 하고, 데이터를 처리하는 핵심적인 역할을 하여야 한다. 연
|
- 페이지 30페이지
- 가격 3,000원
- 등록일 2009.05.10
- 파일종류 압축파일
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
Arithmetic& Logical Unit; ALU): 주기억장치에 저장된 데이터의 연산(덧셈, 뺄셈, 곱셈, 나눗셈)을 수행 ? 처리하는 데 필요한 전자회로를 포함하고 있는 장치로 제어 장치의 지시에 따라 산술 연산 및 - 중략 - 1. 컴퓨터시스템의 하드웨어 주요 구
|
- 페이지 26페이지
- 가격 5,000원
- 등록일 2009.03.19
- 파일종류 아크로벳(pdf)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
주기억장치의 한정된 기억용량을 보조하기 위해 사용하는 것으로 전원이 차단되어도 기억된 내용이 상실되지 않음 1 컴퓨터 시스템의 구성 요소
2 중앙 처리 장치
3 CPU 내의 저장장치
4 버스
5 제어 장치
6 연산 장치
7 명령어
|
- 페이지 44페이지
- 가격 3,000원
- 등록일 2003.12.23
- 파일종류 피피티(ppt)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|