• 통합검색
  • 대학레포트
  • 논문
  • 기업신용보고서
  • 취업자료
  • 파워포인트배경
  • 서식

전문지식 1,466건

0;b=4\'b0000; end endmodule #HW3 Complete the 4to1 mux and simulate it using testbench. Report must include your own explanation. → Input : 4bit [3:0]D, 2bit [1:0]S Output: 1bit Y module MUX4to1( input [3:0]d, input [1:0]s, output y ); assign y = d[0]&(~s[1]&~s[0])| d[1]&(~s[1]& s[0])| d[2]&( s[1]
  • 페이지 6페이지
  • 가격 6,300원
  • 등록일 2016.03.13
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
6000 0 0 1 1 0 0 0 0 1 0 1 0ns(Default) : HG, LR, PR Circuit 시작 시 Highway = Green.Local Road= Red.Pedestrian = Red 40ns ~ 900ns : HG, LR, PR 40ns에 reset, reset은 100ns까지 유지됨. traffic light은 계속 초기 상태를 유지하며 100ns까지 count는 초기화된다. 100ns에서 reset이 off 된 후
  • 페이지 13페이지
  • 가격 2,000원
  • 등록일 2015.04.27
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
[4:0] min_a; reg [5:0] min_b; reg [4:0] min_a; initial begin min_a = 0; min_b = 0; end always @(posedge c1k_c or posedge reset) begin if(reset) begin min_b<=4\'d0; min_a<=3\'d0; end else if (c1k_c) begin if(comma_a==4\'d9 & sec_b==4\'d9 & sec_a==3\'d5) begin if(min_b==4\'d9) begin min_b&l
  • 페이지 15페이지
  • 가격 2,300원
  • 등록일 2012.03.26
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
0일때와 B가 1일때의 를 측정하자. B=0일때 B=1 ⑥ logic equation11을 만족하는 회로를 구성한 후 B가 0 또는 1일때의 입력과 출력의 전압을 측정하자. B=0일때 B=1일때 8. 논리회로 간소화 실험목적 BCD - 부당한 코드 탐지기의 진리표를 나타낸다. 논
  • 페이지 13페이지
  • 가격 2,000원
  • 등록일 2010.08.24
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
E를 이용한 J-K F/FT Truth Table》 ①회로구성 이번 실험은 J-K F/F의 동작을 확인 하는 실험이었다. 2개의 NAND와 1개의 INVERTER를 이용하여 회로를 구성하였고, Vcc와 Gnd 도 설정하여 주었다. 클럭에는 5V를 입력하여 F/F가 동작하도록 해주었다. ◎ J-K F/F
  • 페이지 8페이지
  • 가격 3,000원
  • 등록일 2009.01.08
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
실험 2. A/D converter 《 A/D CONVERTER 회로 구성 》 《 A/D CONVERTER 회로 구성 》 회로구성 실험1의 회로 출력에 위의 비교기를 부가한다 (uAl458C OP amp에는 2개의 OP amp가 있으므로 1개의 op amp로 회로를 구성할 수 있다). 1) 1KHz pulse를 single pulse로 바꾸고 (
  • 페이지 8페이지
  • 가격 2,000원
  • 등록일 2010.01.22
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
ND가 된다. 책 부울대수 정리11과 같다. 실험 1의 그림(c)는 회로상으로 병렬 상태이고 NOT가 두 번이므로 OR 게이트가 되는 것이다. 실험 1의 그림(d)는 그림(c)에서 NAND를 한번 더 연결 한것이므로 그림(c)가 OR게이트 였으므로 NOR 게이트가 되는 것
  • 페이지 5페이지
  • 가격 3,300원
  • 등록일 2012.12.12
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
논리식을 구하면 다음과 같다. S = A · B + A · B = A + B C = A · B 입력 출력 A B S C 0 0 0 0 0 1 1 0 1 0 1 0 1 1 0 1 2.전가산기 A, B en 입력 외에 앞단으로부터 1개의 자리올림수도 동시에 가산을 행할 수 있는 회로를 전가산기회로라 한다. 만약 A=011과 B=101을
  • 페이지 4페이지
  • 가격 700원
  • 등록일 2010.04.30
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
부족하다보니 이론공부를 많이 해야 겠습니다. 제목 목적 관련 학습 실험 실습의 구체적 절차 1. 반가산기 2. 전가산기 3. 2비트 병렬 가산기 4. 4비트 병렬 가산기 결 과(웨이브 폼) 문제점 및 해결 방안 결론 및 고찰
  • 페이지 9페이지
  • 가격 1,800원
  • 등록일 2012.04.30
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
실험이었다. 지난 번 실험 때는 vhdl이라는 것이 너무나도 생소하였고, model sim이나 xilinx 프로그램을 태어나서 처음 접하였기에 많이 헤맸었다. 하지만 실험 내용을 집에서 연습해 보면서 어떤 방식으로 논리회로가 동작하는지 원리를 조금이
  • 페이지 6페이지
  • 가격 2,000원
  • 등록일 2010.01.18
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
top