|
회로가 와이어드 OR 형태로 표현되었다. 그림 3.3은 와이어드 OR 회로이다.
2.3상태 TTL 버퍼/인버터
그림 3.4는 3상태 인버터의 동작을 설명한다. 출력단의 스위치가 ON일 때 정상적인 인버터의 동작이지만 스위ㅣ가 OFF일 EO는 플로팅되어 인버터의
|
- 페이지 4페이지
- 가격 500원
- 등록일 2010.04.30
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
논리식을 구하면 다음과 같다.
S = A · B + A · B = A + B
C = A · B
입력
출력
A
B
S
C
0
0
0
0
0
1
1
0
1
0
1
0
1
1
0
1
2.전가산기
A, B en 입력 외에 앞단으로부터 1개의 자리올림수도 동시에 가산을 행할 수 있는 회로를 전가산기회로라 한다. 만약 A=011과 B=101을
|
- 페이지 4페이지
- 가격 700원
- 등록일 2010.04.30
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
논리프로그래밍 방식에 의한 게이트레벨 논리회로 합성에 관한 연구, 서울대학교
김희석(2000), 이근만 저논리회로 실험(TTL 게이트와 PLD를 이용한), 에드텍
김상진(1990), 디지탈 IC의 활용(게이트에서 마이컴까지), 집문당
문경주(2010), 분산전원
|
- 페이지 7페이지
- 가격 6,500원
- 등록일 2013.07.12
- 파일종류 한글(hwp)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|
|
TTL게이트의 전압 전달 특성에서 출력에 다른 게이트를 연결하면 이 특성은 바뀌게 된다.
로 유지하려고 할 때, 출력에 연결할 수 있는 게이트 입력의 수(fan out)를 실험 3,4,6의 결과를 이용하여 계산하라.
(5) 실험 7에서 구성한 회로의 논리식을
|
- 페이지 14페이지
- 가격 2,300원
- 등록일 2014.09.11
- 파일종류 한글(hwp)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|
|
구조가 TTL이면서도 3.3V, 2.5V, 1.8V와 같이 저전압에서 동작하
는 소자들도 있는데 이것들은 저전압형의 마이크로프로세서들이 많아짐과 함께 점차 사용이
늘어나고 있다. 1. 실험목표
2. 관련이론
3. 데이터 시트
4. PSpice 시뮬레이션
|
- 페이지 17페이지
- 가격 3,000원
- 등록일 2023.09.22
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|