• 통합검색
  • 대학레포트
  • 논문
  • 기업신용보고서
  • 취업자료
  • 파워포인트배경
  • 서식

전문지식 3,835건

끝낼 수 있었던 실험이었다. IC패키지가 어떤 게이트를 가지고 있고, Slide switch와 LED 회로연결을 이해만 했다면 쉽게 알아낼 수 있었던 결과였다. 1. 실험 목적 2. 자료 조사 3. 실험  1) 조건  2) 방법  3) 실험 결과 4. 결론 및 소감
  • 페이지 7페이지
  • 가격 1,800원
  • 등록일 2013.08.08
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
논리회로입니다. 위 실험에서는 i1 , i2 두 개의 입력선을 받아 4(2^2)개의 출력선이 생성되는 결과를 보았습니다. 마찬가지로, Modelsim을이용해서 얻은 결과값과 DE2-115보드를 이용한 LED동작 상태가 일치하하다는것을 표와 실험을 통해 확인 하였
  • 페이지 24페이지
  • 가격 3,300원
  • 등록일 2013.08.07
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
회로를 설계하여라. 2-level AND-OR(NAND-NAND) logic 회로도 (4) XOR gate를 이용하여 보다 간소화된 다단계 조합 논리 회로를 설계하여라. = + + + = = + + + = ( + ) + (+) = () + 다단계 조합 논리 회로도 (5) 4-비트 가산기 회로를 위의 전가산기 회로를
  • 페이지 4페이지
  • 가격 1,300원
  • 등록일 2014.04.15
  • 파일종류 한글(hwp)
  • 참고문헌 있음
  • 최근 2주 판매 이력 없음
논리회로를 이용한 회로를 구성하는데 필수적인 기본 지식을 다지는 계기가 되었다. 4. 예비레포트의 가상 결선도 그림 1 그림 2 그림 3 ⒜ 그림 3 ⒝ 그림 4 그림 4⒝ 그림 4⒞ 1. 실험 의의 2. 실험 수행 과정 3. 결과물 4. 예비레포트의 가
  • 페이지 15페이지
  • 가격 3,000원
  • 등록일 2011.09.11
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
회로 뒷면 6. 결과 및 고찰 마지막으로 논리 회로 실험에서 하는 프로젝트이다. 주어진 3개의 설계 중 7세그먼트를 기본 소자를 이용하여 디코더를 제작한 뒤 그 출력 값들을 이용해 7-세그먼트를 구현 해보는 설계, 7483 Full Adder를 이용하여 4비
  • 페이지 14페이지
  • 가격 2,000원
  • 등록일 2011.07.14
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
회로의 셋 S와 리셋 R에 5V, 0V를 걸고 출력 Q와 를 각각 측정하라. -플립플로 회로의 셋 S와 리셋 R에 5V, 5V를 걸고 출력 Q와 를 각각 측정하라. 측정결과를 바탕으로 오른쪽 논리표를 완성하라. 리셋 R 셋 S 출력 Q 출력 0V 0V 4.45V 4.45V 0V 5V 4.45V 0.17V 5
  • 페이지 8페이지
  • 가격 1,000원
  • 등록일 2010.12.17
  • 파일종류 한글(hwp)
  • 참고문헌 있음
  • 최근 2주 판매 이력 없음
회로의 합 또는 차의 출력은 FPGA의 LED로 출력핀을 설정하여 FPGA의 LED로 출력을 확인한다. 그림 8-6의 Select 단자는 add 또는 subtract를 선택하는 단자임에 유의하시오. 표 8-6E와 표 8-7E의 2진수를 더하고 빼면서, 동시에 10진수로 바꾸어 결과를 확인
  • 페이지 10페이지
  • 가격 1,000원
  • 등록일 2010.12.27
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
회로로 구성되어 있다. 이에 대해 다음 논리도를 참조하시오. 실험 방법 CLK에 79번 pin을 assign하고 output은 외부출력 bank의 pin과 LED 및 segment가 동일임으로 그대로 사용한다. 단 OSC의 입력단자를 bank에 꽂아서 사용한다. 우선 위 회로를 구성하고,
  • 페이지 14페이지
  • 가격 2,000원
  • 등록일 2010.12.27
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
르토맵 등을 이용) ⑶ 완성된 부울대수식에 의하여 필요한 논리 게이트를 결정하여 논리회로를 구성한다. 예비 문제 1. 다음 논리식을 부울 정리 및 공리를 이용하여 증명하시오. ⑴ A+AB=A ☞ 부울정리 7 ⑵ A+B=A+B ☞ 부울정리 8 ⑶ (A+B)(A+C)=A+BC
  • 페이지 11페이지
  • 가격 2,300원
  • 등록일 2007.03.25
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
논리회로. ■ 입력 단자 수가 n 개이라면 출력 단자 수는 2n개. (n × 2n 디코더) ■ ROM, RAM과 같은 기억 장치에서 특정한 번지를 선택한다던가 명령 레지스터에 들어 온 명령을 해독하는 데 사용. 실험목적 [1] 디코더(Decoder) [2] 인코더(Enc
  • 페이지 12페이지
  • 가격 3,000원
  • 등록일 2006.08.03
  • 파일종류 압축파일
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
top