|
논리회로’교과의 성격
2.‘디지털 논리회로’교과의 목표
Ⅱ. 학급 실태 조사
1. 학급 실태
Ⅲ. 단원 학습 계획
1. 교재
2. 단원명
3. 단원 개관
4. 단원 설정의 이유
5
|
- 페이지 7페이지
- 가격 2,000원
- 등록일 2009.06.18
- 파일종류 한글(hwp)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|
|
회로를 구현하였다. 7-세그먼트는 BCD 크기의 입력된 수가 10진수로 얼마인지를 나타내어 주었다. 2진 4비트 덧셈기로 이를 더해주고 exclusive-OR 게이트를 조합하여 스위치의 입력 신호에 따라 두 수를 더해주거나 빼주었다. 또한 4비트 크기 비교
|
- 페이지 5페이지
- 가격 700원
- 등록일 2005.12.19
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
논리회로
컴퓨터 내부에서 2진수를 전기적으로 표현하고 처리하기 위해 2진수의 0과 1을 나타내는 전기적 신호로 동작하는 회로
게이트(gate)들의 조합으로 구성
작동원리에 따라 조합회로와 순서회로로 구성(컴퓨터 내부회로 구성)
게이트
|
- 페이지 189페이지
- 가격 3,000원
- 등록일 2015.09.16
- 파일종류 피피티(ppt)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
논리(positive logic)의 AND 게이트 및 OR 게이트 회로를 각각 그리고, 각각의 입출력 전압 전달 특성표와 진리표를 작성하시오.
A
B
F
0
0
0
0
1
0
1
0
0
1
1
1
AND
A
B
F
0V
0V
0V
0V
5V
0V
5V
0V
0V
5V
5V
5V
ORA
B
F
0
0
0
0
1
1
1
0
1
1
1
1
A
B
F
0V
0V
0V
0V
5V
5V
5V
0V
5V
5V
5V
5V
2.15
|
- 페이지 11페이지
- 가격 1,000원
- 등록일 2008.12.22
- 파일종류 한글(hwp)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|
|
력 단자 중에서 하나로 데이터를 내보내는 조합 논리회로이다. 이러한 특징 때문에 데이터 분배기나 채널 분배기라고도 한다.
위 그림은 4출력 디멀티플렉서의 기호이다. 이 디멀티플렉서는 4개의 출력(Y0 ~ Y3)중에서 하나를 선택하여 입력 데
|
- 페이지 19페이지
- 가격 3,000원
- 등록일 2023.09.22
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
조합 논리회로인 DeMUX를 잘 활용한 실험 결과였다.
- 이론값대로 결과 잘 나왔고, 전압 레벨 또한 High는 4.45V 정도, Low는 0.18V 정도로 잘 나왔다.
실험 3) 4-to-1 MUX를 74LS153로 구성하고, S1과 S0, Strobe의 입력신호에 따른 출력 Y를 아래표에 작성하시
|
- 페이지 15페이지
- 가격 3,000원
- 등록일 2023.09.22
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
논리회로'는 필수 전공과목으로 디지털 논리에 관한 기본 이론과 이를 이용한 디지털 회로의 설계 등의 기술을 익힐 수 있도록 구성된 이론․실습 통합 과목이다. 본 교재는 불 대수 등 디지털 논리 기초 이론을 바탕으로 조합 논리 회로와
|
- 페이지 15페이지
- 가격 2,500원
- 등록일 2007.07.09
- 파일종류 기타
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
조합 논리회로.
위의 [그림 2-9]에서와 같이 X = 의 관계식이 성립하므로 2입력 AND게이트 IC 74X08, 2입력 OR게이트 IC 74X32, 2입력, 1입력 NOT게이트(inverter) IC 74X04 를 이용하여 회로를 설계한다.
이때, 각 IC의 핀 접속도를 잘 연결하여야 회로가 정상적
|
- 페이지 16페이지
- 가격 2,500원
- 등록일 2024.02.01
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
논리연산
(1) AND연산
(2) OR연산
(3) NOT연산
나. 논리 게이트
(1). AND 게이트(논리곱)
(2). OR 게이트(논리합)
(3). NOT 게이트(논리 부정)
(4). NAND 게이트
(6). EXCLUSIVE-OR 게이트
자. 드모르간의 법칙
차. 부울대수
3
|
- 페이지 5페이지
- 가격 1,500원
- 등록일 2011.11.27
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
논리식 간소화가 현실적으로 어렵기 때문에 지금까지의 조합회로 설계방법과는 다른 어떤 직관적인 회로설계 방법을 찾아보자.
앞에서 설계했던 그림 4의 4비트 이진병렬가산기는 4비트로 구성된 이진수 2개를 입력으로 받아 덧셈을 수행하
|
- 페이지 8페이지
- 가격 1,000원
- 등록일 2008.12.22
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|