|
논리회로
진수변환
○
○
선택형
(선다형)
7
②
3
게이트회로
기본논리게이트
○
○
선택형
(선다형)
5
①
4
불대수
기본법칙
○
○
선택형
(선다형)
10
②
5
논리식
논리식의 간소화
○
○
선택형
(선다형)
8
①
6
플립플롭
SR플립플롭
○
○
선택형
|
- 페이지 16페이지
- 가격 2,000원
- 등록일 2007.06.11
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
회로를 연결하여 출력을 확인하시오.
회로를 설계하고 시뮬레이션 해보면 다음과 같다.
진리표로 부울함수를 구하고 이를 회로로 구성한다. s1과 s2 두개의 선택변수와 D3~D0까지의 입력으로 출력 y가 정해진다. 선택변수에 따라 y에 출력되는
|
- 페이지 9페이지
- 가격 1,000원
- 등록일 2011.11.21
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
학교에 간다
A
B
E
C
D
AB + C\'D = E
[10] 다음 부울 함수를 카노우(카르노) 맵을 사용하여 간소화 하시오.
(1) F(a, b, c) = m (2, 3, 6, 7)
bc
a
00
01
11
10
0
1
1
1
1
1
Y = b
(2) F(a, b, c, d) = m (0, 2, 3, 4, 6, 11)
cd
ab
00
01
11
10
00
1
1
1
01
1
1
11
10
1
Y = b\'cd + a\'d\'
|
- 페이지 5페이지
- 가격 1,500원
- 등록일 2004.07.09
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
조합되어 전혀 새로운 뜻의 언어를 생성한 경우로 나누어 볼 수 있다.
(1) 새로운 형태의 언어 생성된 경우
▷ ㄱㄱ
영어 ‘go go(고고)’에서 유래했다. 영어 단어 “go”는 ‘가다’라는 뜻과 함께 ‘출발하다’, ‘행동을 개시하다’ 등의 의
|
- 페이지 12페이지
- 가격 1,500원
- 등록일 2008.10.11
- 파일종류 한글(hwp)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|
|
대수적 합은 0이다.“ 이는 키르히호프 전압법칙(임의의 폐회로 내의 전압의 대수적 합은 0이다.)과 유사하다.
위의 회로도를 보면 총 전류 는 접합점 A로 들어가며, +라 가정한다. 전류 과 는 접합점 A에서 유출되며 -라 한다. 그러면 이 된다.
|
- 페이지 12페이지
- 가격 2,000원
- 등록일 2010.12.27
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
회로도에는 이상이 없으며 모든 오류와 경고의 체크에도 불구하고 아무런 오류를 찾을 수가 없다. 그래서 어떤 부분에 오류가 있는지는 찾을 수가 없었다. 하지만 0의 입력값을 입력했을 때 0에 참의 값이 표시되는 것으로 봐서
나머지 역시
|
- 페이지 11페이지
- 가격 2,300원
- 등록일 2002.12.17
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
회로의 역할이다.
6. epilogue
- 2016년도 1학기에 디지털논리회로를 배우며 처음 프로젝트라는 것을 접해보았고, 여러 프로그램들을 사용해보며 7-segment와 이를 기반으로 한 도어락 회로를 구성하여 구현해본 경험은 지금의 feedback amp를 구현하는
|
- 페이지 9페이지
- 가격 1,400원
- 등록일 2017.06.28
- 파일종류 한글(hwp)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|
|
간소화 과정
*그림판을 이용해서 그렸습니다.
10.전체 회로도
왼쪽
A=입력X
B=입력 Y
오른쪽
C=DRINK
D=ChangeA (10원반환)
E=ChangeB (20원반환)
F=ChangeC (30원반환)
G=ChangeD (40원반환)
11.검증
(정확하게 분석하지 못한 점이 아쉽습니다.)
12.자체 평가 및
|
- 페이지 6페이지
- 가격 1,800원
- 등록일 2013.07.09
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
[그림 4-10]
0
0
0
1
1
0
0
1
0
0
0
1
0
1
1
0
1
1
0
0
1
0
0
1
1
1
0
1
0
0
1
1
0
0
0
1
1
1
0
0
4) 논리회로로 간략 화된 부울 함수 실현
표 4-5
Input
Output
A
B
C
Y
0
0
0
0
0
0
1
1
0
1
0
0
0
1
1
1
1
0
0
1
1
0
1
1
1
1
0
0
1
1
1
0
Y의 간략 화된 논리식
A\'B\'C\'
A\'BC\'
ABC\'
AB\'C\'
A\'B\'C
A\'BC
ABC
|
- 페이지 4페이지
- 가격 3,360원
- 등록일 2012.12.11
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
간소화 했지만 자판기 설계에는 용이하지 않음을
알게 되어서 상태변수와 플리플롭을 사용하여 자판기 설계를 다시하였다.
카르노맵간소화
회로설계
프로그램 구현
스위치를 누를 때 단발 펄스 발생
Cedar logic simulator 를 이용하여 자판기 회
|
- 페이지 10페이지
- 가격 13,860원
- 등록일 2012.09.25
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|