• 통합검색
  • 대학레포트
  • 논문
  • 기업신용보고서
  • 취업자료
  • 파워포인트배경
  • 서식

전문지식 484건

AND, OR 등의 논리 연산을 수행. 논리회로 기본 논리연산 ❖ 1. AND 게이트  ≪ 그 림 ≫ 논리회로 기본 논리연산 ❖ 2. OR 게이트  ≪ 그 림 ≫ 논리회로 기본 논리연산 ❖ 3. NOT 게이트  ≪
  • 페이지 13페이지
  • 가격 8,200원
  • 등록일 2011.11.21
  • 파일종류 피피티(ppt)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
논리적으로 합하는 연산으로서, 그 정의는 “논리변수 중에서 어느 것이라도 1이면 그 결과는 1이 된다. 연산기호로는 +를 사용한다. 논리기호 논리식 진리표 입 출력 파형 Y = A +B A B Y 0 0 0 0 1 1 1 0 1 1 1 1 5. 심화학습 학생들이 스스로 회로도를
  • 페이지 36페이지
  • 가격 3,000원
  • 등록일 2008.09.12
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
논리회로와 순서논리회로에 대해 설명하시오. (1). 조합논리회로 논 리 NOT OR AND 논리회로 논 리 식 진리표 입 력 출력 A Y 0 1 1 0 입 력 출력 A B Y 0 0 0 0 1 1 1 0 1 1 1 1 입 력 출력 A B Y 0 0 0 0 1 0 1 0 0 1 1 1 논 리 XOR NOR NAND 논리회로 논 리 식 진리표 입
  • 페이지 12페이지
  • 가격 2,000원
  • 등록일 2010.06.08
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
clock를 B에 1을 넣었을 때 출력은 clock 의 반전이 나온다는 것을 보여주고 있다. 이 결과 값은 EX-OR 게이트와 똑같은 결과 값이다. 1. Exclusive OR 회로 2. De-Morgan의 정리 3. NAND gate를 이용한 기본논리회로 4. NOR gate를 이용한 기본논리회로
  • 페이지 12페이지
  • 가격 2,000원
  • 등록일 2010.04.22
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
NOT게이트의 진리 값 및 사용법을 안다. 2. 반감산기와 전감산기를 이해한다. 1) 논리회로 설계 ▶ A1, B1, A0, B0의 input과 BR1, D1, D0, BR0의 output GATE와 NOT, AND, OR, XOR게이트를 이용하여 논리도를 만들고, Compile을 한다. 3) 결과 분석 ▶ Simulation 한 결과
  • 페이지 6페이지
  • 가격 4,200원
  • 등록일 2013.11.17
  • 파일종류 한글(hwp)
  • 참고문헌 있음
  • 최근 2주 판매 이력 없음
(b) 4. 참고 자료 Digital Principles and Application, Leach/Malvino (Mcgrow Hill) 59-63page 디지털 논리와 설계, 유황빈 (정익사) 140-147page 디지털 工學實驗, 구성모 외 5인 공저 (복두출판사) 11-45page 1. 논리작용의 기초 2. 부울 대수와 논리시의 간략화
  • 페이지 6페이지
  • 가격 1,300원
  • 등록일 2004.09.11
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
회로의 입력 - H0~H3는 회로의 출력 - IR, IL은 직렬입력 - 회로의 동작표는 Function table에 보여진다 그림 4-12 4-비트 조합회로 시프트 *마이크로-오퍼레이션 레지스터 전송과 마이크로 동작 레지스터 전송 논리 마이크로 연산 시프트
  • 페이지 11페이지
  • 가격 2,300원
  • 등록일 2004.05.20
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
논리함수 개념과 gate구조의 구조 및 기능을 습득하는 실험이다. 디지털공학 시간에 이론적으로만 배운 gate회로들을 직접 측정하면서 확인해볼수 있는 실험이었 다. 단순히 입력 값이 1(참)이 아닌 5V로 입력해줘야하고, 출력값 역시 5v근사값의
  • 페이지 4페이지
  • 가격 9,660원
  • 등록일 2013.12.29
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
=A, A·(A+B) --> 곱연산=직렬, 합연산=병렬으로 대응 가능 - 드모르간 법칙 : (A·B)\'=A\'+B\' , (A+B)\'=A\'·B\' - 합의 법칙 : AB+BC +CA\' =AB +CA\' ,(A +B)(B +C)(C +A\') = (A +B)(C +A\') ( : XNOR : XOR(모든 입력이 0이면 1, 1이면 0을 출력)+NOT 게이트) - 본론 - 요약
  • 페이지 4페이지
  • 가격 3,700원
  • 등록일 2022.08.11
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
입력과 전 단계에서 발생한 자리올림수를 더하도록 구성 - 두 개의 반 가산기와 한 개의 논리합 회로를 이용하여 구성 - 자리올림수를 더해 줄 수 없는 반 가산기의 단점을 보완 1. GATES(AND, OR, NOT, XOR) 2. DECODER 3.MUX(Multiplexer) 4. ADDER
  • 페이지 3페이지
  • 가격 800원
  • 등록일 2009.05.04
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
top